Cosa Offriamo
Un ambiente di lavoro stimolante e multidisciplinare.L'opportunità di contribuire allo sviluppo di tecnologie all'avanguardia nel campo delle interfacce neurali.Tipologia contrattuale, compenso e livello inquadramento commisurati all'esperienza e alle competenze del candidato.
Retribuzione annua: 34.000€ - 40.000€Esperienza: 3 anniRequisiti Richiesti
Laurea in Ingegneria Elettronica o campo equivalente.Esperienza comprovata nella progettazione FPGA e nella codifica HDL (Verilog).Familiarità con strumenti di simulazione e verifica.Conoscenza dell'elettronica digitale, dell'integrità del segnale e dell'analisi dei tempi.Capacità di interpretare schemi elettrici e collaborare con i progettisti PCB.Esperienza nel debugging di sistemi digitali tramite oscilloscopi e analizzatori logici.Buona conoscenza dell'inglese tecnico.Spiccate doti analitiche, di problem‐solving e orientamento al lavoro di squadra.
Qualifiche Preferenziali
Esperienza con sistemi FPGA a segnale misto o architetture di acquisizione dati in tempo reale.Conoscenza di interconnessioni AXI, controller DMA, interfacce DDR o processori soft‐core embedded.Familiarità con Python o MATLAB per simulazione, test o analisi dati.Background in dispositivi medici o progetti di strumentazione scientifica.
La ricerca è rivolta ai candidati ambosessi (L.903/77).Responsabilità
Progettazione, implementazione e verifica di architetture digitali su FPGA per sistemi di acquisizione e stimolazione neurale ad alte prestazioni in tempo reale.Progettazione e implementazione di architetture digitali su FPGA utilizzando Verilog.Sviluppo e verifica di interfacce di comunicazione e moduli personalizzati per l'elaborazione dati (es. SPI, LVDS, AXI4‐Stream, DDR, ecc.).Esecuzione di simulazioni, sintesi e chiusura dei tempi (timing closure) utilizzando tool‐chain specifici dei fornitori.Integrazione della logica FPGA con microcontrollori, sistemi ADC/DAC e schede di acquisizione dati ad alta velocità.Supporto al bring‐up dell'hardware, al debugging e alla validazione a livello di sistema.Collaborazione con i team software e hardware per l'ottimizzazione del sistema e mantenimento della documentazione tecnica e del controllo di versione.
#J-18808-Ljbffr